Étude
et Implémentation et Intégration de L’algorithme De Chiffrement
AES-IP dans les architectures applicative
Auteur(s)
FILALI , Mohamed amine (Auteur) Gafour Abdelkader (Directeur de thèse)
Notes de thèse
Magister : Electronique : Université El Djillali Liabès de Sidi Bel Abbès , Départemen : 2015
Mot (s) clé
circuit FPGA
algorithme AES
Résumé
Les chiffrements par bloc sont largement utilisés
dans le système de communications sécurisés.ils sont proposés afin de
d’assurer la confidentialité dans l’échange des données a travers les
systèmes de communication avec des performances élevées .dans ce
contexte plusieurs aspects doivent être pris en considération. En
particulier. Le crypto-système doit être sur. La sécurité d’un
algorithme de chiffrement par blocs est généralement vérifiée par sa
résistance contre les attaques connus. Le second aspect est lie a
l’implémentation de l’algorithme qui doit avoir un débit élevé.
Le travail propose une étude d’implémentation d’un algorithme de
chiffrement symétrique par bloc
AES IP-Core combiné à un système de communication sécurisé, en temps
réel. Dans ce cadre nous implémentant une architecture d’algorithme
AES IP-Core .
la méthodologie de conception est la suivante :procéder a une
implantation logiciel de cette architecture afin de pouvoir la valider
.puis choisir les contraintes d’implantation pour avoir un temps
relativement court .une simulation Fonctionnelle pour vérification de
implémentation . Et puis intégration cette algorithme dans une
application (web ; carte puce,…….
تعليقات: 0
إرسال تعليق